Consejo Superior de Investigaciones Científicas · Universidad de Sevilla
 INICIO
INTRANET
esp    ing

 

 

 

Unidades de investigación » Diseño de circuitos integrados digitales y mixtos » Sistemas digitales empotrados

Sistemas digitales empotrados

Contacto:

Ángel Barriga Barros

barrigaimse-cnmcsices

Palabras clave: sistemas empotrados, metodologías de diseño, sistemas on-chip (SoC), codiseño hardware & software, dispositivos reconfigurables, herramientas de CAD

Descripción
Esta línea cubre el diseño de sistemas digitales empotrados sobre dispositivos programables FPGA y sobre circuitos integrados para aplicaciones específicas (ASIC). El énfasis se dirige a resolver los problemas derivados de las limitaciones de tamaño, consumo y potencia de cálculo que caracterizan a este tipo de sistemas, así como a proporcionar las herramientas y metodologías de diseño que facilitan y aceleran su desarrollo. Entre las soluciones exploradas cabe destacar el diseño de arquitecturas de procesado específicas, la utilización de técnicas de codiseño hardware/software, el uso de dispositivos reconfigurables y el empleo de estrategias de reusabilidad basadas en módulos de propiedad intelectual. El carácter transversal de esta línea de investigación permite que sus resultados puedan ser empleados en los diferentes dominios de aplicación relacionados con otras líneas de investigación del grupo.
De manera específica los campos de interés en los que se enfoca la actividad dentro de esta línea de investigación son:
  • Desarrollo de metodologías de diseño de sistemas digitales empotrados
    • Lenguajes de especificación
    • Codiseño hardware & software
    • Desarrollo de herramientas de CAD
  • Arquitecturas de sistemas para aplicaciones específicas
    • Diseño de arquitecturas y elementos de procesado de datos y señal
    • Desarrollo de módulos IP
    • Sistemas reconfigurables
  • Aplicaciones de sistemas digitales empotrados
    • Sistemas biométricos basados en huellas dactilares, reconocimiento de caras e identificación por voz
    • Sistemas criptográficos empotrados
    • Procesamiento de imagen y visión artificial
    • Aplicaciones emergentes en tarjetas inteligentes, redes de comunicaciones, sistemas de control
      industrial o redes de sensores inalámbricos
Sistema empotrado basado en FPGA para desentrelazado de video
Sistema empotrado basado en FPGA para implementar un algoritmo de reconocimiento facial Viola-Jones
Resultados destacados
A. Cabrera, S. Sánchez-Solano, P. Brox, A. Barriga and R. Senhadji, "Hardware/software codesign of configurable fuzzy control systems", Applied Soft Computing, vol. 4, no. 3, pp. 271-285, Aug 2004  » doi
A. Barriga, S. Sánchez-Solano, P. Brox, A. Cabrera and I. Baturone, "Modelling and Implementation of Fuzzy Systems based on VHDL", International Journal of Approximate Reasoning 'Advances in Fuzzy Sets and Rough Sets', vol 41, no. 2, pp. 164-178, Feb 2006  » doi
A. Barriga, C.J. Jiménez, and M. Valencia, "Logic Synthesis", in Encyclopedia of Computer Science and Engineering, Benjamin W. Wah (Ed.), Arto. no. 190, pp. 1753-1762, John Wiley & Sons Inc, Jan 2009  » doi
L. Acasandrei and A. Barriga, "Accelerating Viola-Jones Face Detection for Embedded and SoC Environments", Fifth ACM/IEEE International Conference on Distributed Smart Cameras (ICDSC 2011), Ghent, Belgium, Aug 2011  » doi
P. Brox, I. Baturone and S. Sánchez-Solano, "Fuzzy logic-based embedded system for video de-interlacing", Applied Soft Computing, vol. 14, part C, pp. 338-346, Jan 2014  » doi
Proyectos y contratos de investigación relacionados con la línea
DIMISION: Diseño microelectrónico de sistemas de visión para redes de sensores inteligentes (TEC2008-04920); IP: Santiago Sánchez Solano; Financia: Ministerio de Ciencia e Innovación; 2009-2011
MOBY-DIC: Model-based synthesis of digital electronic circuits for embedded control (EC-IST-VIIPM No.-248858); IP: Antonio J. Acosta Jiménez; Financia: Séptimo Programa Marco (7PM), Comisión Europea; 01/12/2009 – 30/11/2012  » web
SEIs: Diseño hardware para sistemas empotrados en entornos inteligentes (TEC2011-24319); IP: Santiago Sánchez Solano; Financia: Ministerio de Ciencia e Innovación; 2012-2014