Consejo Superior de Investigaciones Científicas · Universidad de Sevilla
 INICIO
INTRANET
esp    ing

 

 

 

Unidades de investigación » Microelectrónica analógica y de señal mixta » Diseño analógico y de señal mixta para baja tensión y baja potencia en tecnologías CMOS profundamente submicrométricas y nanométricas

Diseño analógico y de señal mixta para baja tensión y baja potencia en tecnologías CMOS profundamente submicrométricas y nanométricas

Contacto:

Óscar Guerra Vinuesa

guerraimse-cnmcsices

Ángel Rodríguez Vázquez

angelimse-cnmcsices

Palabras clave: circuitos analógicos y de señal mixta, síntesis, modelado y diseño, baja tensión, ultra baja tensión, alta frecuencia, comunicaciones, interfaces de sensores, calibración

Descripción
Circuitería de test para ADCs de alta resolución
Esta línea de investigación aglutina todas las actividades relacionadas con la concepción y diseño de bloques básicos y subsistemas de señal mixta para la implementación de sistemas on-chip en tecnologías CMOS nanométricas. El énfasis recae en topologías y métodos para la operación en baja tensión con muy bajo consumo de potencia. Esta es una línea trasversal cuyas actividades intersectan y proporcionan soporte a las otras líneas de investigación del grupo. Los bloques básicos y subsistemas son típicamente diseñados para su inclusión en chips que implementan diferentes funcionalidades a nivel de sistema. Las actividades en esta línea incluyen:
  • Concepción de nuevas topologías para bloques básicos analógicos y de señal mixta adecuados en tecnologías profundamente submicrométricas.
  • Modelado de fenómenos de segundo orden asociados a estas topologías. Empotramiento de estos modelos de modo que apoyen el flujo de diseño analógico.
  • Desarrollo de planes de diseño orientados a alcanzar altas prestaciones con mínimo consumo de potencia.
  • Identificación y exploración de los límites fundamentales y del comportamiento al escalado de estos bloques básicos.
  • Exploración de soluciones arquitecturales para operación con baja tensión, incluyendo optimización de potencia, power management, control inteligente del stand-by, etc.
  • Concepción de soluciones arquitecturales óptimas para la programabilidad de bloques, corrección de errores y calibración.
  • etc.
Se cubren en esta línea todas las áreas de aplicación, especialmente, desde interfaces de sensores de bajo ruido a comunicaciones de alta frecuencia. Se exploran todas las principales funciones analógicas y de señal mixta embebidas en sistemas. El grupo ha sido activo en el diseño analógico y de señal mixta desde finales de los 80 y durante todos estos años ha divisado muy diferentes tipos de bloques básicos para chips de smart imaging, sensores de automoción, comunicaciones por cable e inalámbricas, RFID, sistemas adaptativos neuro-difusos, etc.
ASIC de un modem de señal mixta CMOS para la transmisión de datos en la línea de potencia de baja tensión
Resultados destacados
J.A. Rodriguez-Rodriguez and M. Delgado-Restituto, "A low-power baseband processor for passive RFID tags employing low-power design techniques", in Advances in RFID Tags, A.N. Laskovski (Ed.), 2011
A. Rodriguez-Perez, J. Ruiz-Amaya, M. Delgado-Restituto and A. Rodriguez-Vazquez, "A Low-Power Programmable Neural Spike Detection Channel with Embedded Calibration and Data Compression", IEEE Transactions on Biomedical Circuits and Systems, vol. 6, no. 2, pp. 87-100, Apr 2012  » doi
J.A. Rodriguez-Rodriguez, M. Delgado-Restituto, J. Masuch, A. Rodriguez-Perez, E. Alarcon and A. Rodriguez-Vazquez, "An Ultralow-Power Mixed-Signal Back End for Passive Sensor UHF RFID Transponders", IEEE Transactions on Industrial Electronics, vol. 59, no. 2, pp. 1310-1322, Feb 2012  » doi
J. Ruiz-Amaya, M. Delgado-Restituto and A. Rodriguez-Vazquez. "A 1.2V 10-Bit 60-MS/s 23mW CMOS Pipeline ADC with 0.67pJ/Conversion-Step and Onchip Reference Voltage Generator", Analog Integrated Circuits and Signal Processing, vol. 71, no. 3, pp. 371-381, Jun 2012  » doi
J. Fernandez-Berni, R. Carmona-Galan, F. Pozas-Flores, A. Zarandy and A. Rodriguez-Vazquez. "Multi-Resolution Low-Power Gaussian Filtering by Reconfigurable Focal-Plane Binning", Proc. SPIE 8068, Bioelectronics, Biomedical, and Bioinspired Systems V; and Nanotechnology V, 806806, Prague, Czech Republic, May2011  » doi
Proyectos y contratos de investigación relacionados con la línea
MIXMODEST: Mixed Mode In Deep Submicron Technologies (ESPRIT-29261); IP: Ángel Rodríguez Vázquez; Financia: Otros Programas, Organismos Públicos Europeos; 1998
BIOTAG: Aportaciones para la implementación monolítica de dispositivos de comunicación inalámbricos con consumos de potencia ultra-bajos para aplicaciones biomédicas (TIC-02818); IP: Manuel Delgado Restituto; Financia: Proyectos de Excelencia, Junta de Andalucía; 2008
AFLS4K: Diseño micro-electrónico de un sensor lineal de alta velocidad para aplicaciones de inspección de procesos industriales (0619/0076); IP: Óscar Guerra Vinuesa; Financia: Innovaciones Microelectrónicas; 2009