Consejo Superior de Investigaciones Científicas · Universidad de Sevilla
 INICIO
INTRANET
sp    en

 

 

 

Unidades de investigación » Ingeniería de circuitos y sistemas micro/nanométricos » Circuitos y sistemas CMOS analógicos y RF adaptativos y reconfigurables

Circuitos y sistemas CMOS analógicos y RF adaptativos y reconfigurables

Contacto:

José M. de la Rosa Utrera

jrosaimse-cnmcsices

Palabras clave: circuitos de radio-frecuencia (RF); sistemas de comunicación inalámbricos y multi-estándar; circuitos integrados CMOS RF programables digitalmente; radio definida por software; amplificadores de bajo ruido sintonizables; dispositivos pasivos para aplicaciones RF; técnicas de diseño de circuitos analógico/RF asistido digitalmente; técnicas de recolección de energía ambiental

Descripción
Esta línea de investigación tiene como objetivo fundamental el diseño sistemático de circuitos integrados analógicos y de radiofrecuencia (RF) integrados en tecnologías CMOS nanométricas con aplicación en transceptores multi-estándar, radio definida por software e Internet de las cosas (IoT de 'Internet of Things').
Se pretenden desarrollar subsistemas y cabeceras ('front-end') analógicas y de radiofrecuencia con alta capacidad de programabilidad y de sintonización,  mediante el uso intensivo de técnicas digitales para la mejora de sus prestaciones con el fin de reducir la complejidad de la parte analógica de los sistemas de comunicación integrados. La reducción del contenido analógico de dichos sistemas aumenta su robustez frente a imperfecciones circuitales y variaciones del proceso de fabricación, y optimiza el consumo de energía, y por tanto, la eficiencia y autonomía de los dispositivos portátiles de los que forman parte.
La implementación y caracterización experimental de los circuitos diseñados se lleva a cabo principalmente en procesos tecnológicos CMOS nanométricos, con longitudes mínimas de canal por debajo de 90nm.
Microfotografía de un LNA con topología de fuente común degenerado por inductancia, sintonizable de forma continua en el rango 1.75-2.23GHz, implementado en una tecnología CMOS de 90nm
Microfotografía de un LNA con topología cascode plegado  para sistemas de comunicación multi-estándar, implementado en una tecnología CMOS de 90nm
Resultados destacados
E.C. Becerra-Alvarez, F. Sandoval-Ibarra and J.M. de la Rosa: "Flexible Nanometer CMOS Low-Noise Amplifiers for the Next-Generation Software-Defined-Radio Mobile Systems", in E. Tlelo-Cuautle (Ed.), Integrated Circuits for Analog Signal Processing, pp. 145-169, Springer, 2013 » doi
J.M. Dores, E.C. Becerra-Alvarez, M.A. Martins, J.M. de la Rosa and J.R. Fernandes, "Efficient Biasing Circuit Strategies for Inductorless Wideband Low Noise Amplifiers with Feedback", Microelectronics Journal, vol. 43, pp. 714-720, 2012 » doi
J.M. Dores, E. Becerra-Alvarez, M.A. Martins, J.M. de la Rosa and J.R. Fernandes, "A Comparative Study of Biasing Circuits for an Inductorless Wideband Low Noise Amplifier", Proceeding of the IEEE Int. Midwest Symposium on Circuits and Systems (MWSCAS), Seoul, Korea, 2011 » doi
E.C. Becerra-Alvarez, F. Sandoval-Ibarra and J.M. de la Rosa, "Design Considerations and Experimental Characterization Results of Continuously-Tuned Reconfigurable CMOS LNAs", Proceeding of the IEEE International Symposium on Circuits and Systems (ISCAS), Río de Janeiro, Brazil, 2011 » doi
E.C. Becerra-Alvarez, F. Sandoval-Ibarra and J.M. de la Rosa, "Design of a 1-V 90-nm CMOS Folded Cascode LNA for Multi-Standard Applications", Proceeding of the IEEE Int. Midwest Symposium on Circuits and Systems (MWSCAS), Seattle, USA, 2010 » doi
Proyectos y contratos de investigación relacionados con la línea
ARAMIS: Adaptive RF and Mixed-signal Integrated Systems for 4G Wireless Telecom (TEC2007-67247-C02-00/MIC) » web
IP: José M. de la Rosa Utrera
Financia: C.I.C.Y.T.
Oct 2007 - Sep 2010
FENIX-SDR: Circuitos analógicos flexibles para la próxima generación de terminales móviles basados en radio definida por software integrados en tecnologías CMOS nanométricas (TEC2010-14825/MIC) » web
IP: José M. de la Rosa Utrera
Financia: Min. de Ciencia e Innovación
Ene 2011 - Dic 2013
MARAGDA:  Aproximación multinivel al diseño orientado a la fiabilidad de circuitos integrados analógicos y digitales (TEC2013-45638- C3-3-R) » web
IP: Francisco V. Fernández Fernández
Financia: Min. de Economía y Competitividad
Ene 2014 - Dic 2016
TOGHETHER: Dispositivos, circuitos y arquitecturas fiables y de bajo consumo para IoT (TEC2016-75151-C3-3-R)
IP: Francisco V. Fernández Fernández y Rafael Castro López
Financia: Min. de Economía, Industria y Competitividad
Dic 2016 - Dic 2019
FLEXICS: Técnicas de diseño de circuitos y sistemas micro-nanoelectrónicos flexibles y reconfigurables de bajo consumo y bajo coste aplicados a comunicaciones inalámbricas (P12-TIC-1481)
IP: Francisco V. Fernández Fernández
Financia: Junta de Andalucía
Ene 2014 - Feb 2019